首页
产品技术
芯片级EDA
系统级EDA
高性能IP
工业软件
软件仿真
硬件仿真
原型验证
虚拟及混合原型解决方案
应用场景解决方案
可测性设计DFT
AI平台
电子系统设计
协同设计
电子系统研发管理环境
PCIe IP
Chiplet IP
Memory IP
Ethernet IP
Multi-Protocol SerDes IP
设计及制造服务
云服务
项目管理软件
下一代数字仿真器 UVS+
下一代数字调试器 UVD+
验证效率管理系统 VPS
全场景验证硬件系统 UVHS
下一代全场景验证硬件系统 UVHS-2
硬件仿真加速验证平台 UVHP
原型验证系统 UV APS
单系统原型验证平台 PD-AS
PD-其他产品系列
虚拟原型平台 V-Builder/vSpace
FPGA子卡
边界扫描测试软件工具 Tespert BSCAN
存储单元内建自测试软件工具 Tespert MBIST
测试向量自动生成工具 Tespert ATPG
缺陷诊断与全景对照分析工具 Tespert DIAG
良率分析工具 Tespert YIELD
数字设计AI智能平台 UDA
原理图设计环境 Archer Schematic
PCB设计环境 Archer PCB
协同设计平台 UVI
电子设计管理 EDMPro
PCIe Gen5 IP
UCIe IP
HBM3/E IP
LPDDR5 IP
DDR5 IP
Ethernet Controller IP
RDMA IP
PAXI IP
UEC MAC IP
32G MPS IP
解决方案
智算芯片
RISC-V芯片
新闻中心
公司新闻
媒体报道
关于我们
企业文化
公司简介
高管团队
发展历程
投资伙伴
联系我们
加入我们
首页
产品技术
芯片级EDA
软件仿真
下一代数字仿真器 UVS+
下一代数字调试器 UVD+
验证效率管理系统 VPS
硬件仿真
全场景验证硬件系统 UVHS
下一代全场景验证硬件系统 UVHS-2
硬件仿真加速验证平台 UVHP
原型验证
原型验证系统 UV APS
单系统原型验证平台 PD-AS
PD-其他产品系列
虚拟及混合原型解决方案
虚拟原型平台 V-Builder/vSpace
应用场景解决方案
FPGA子卡
可测性设计DFT
边界扫描测试软件工具 Tespert BSCAN
存储单元内建自测试软件工具 Tespert MBIST
测试向量自动生成工具 Tespert ATPG
缺陷诊断与全景对照分析工具 Tespert DIAG
良率分析工具 Tespert YIELD
AI平台
数字设计AI智能平台 UDA
系统级EDA
电子系统设计
原理图设计环境 Archer Schematic
PCB设计环境 Archer PCB
协同设计
协同设计平台 UVI
电子系统研发管理环境
电子设计管理 EDMPro
高性能IP
PCIe IP
PCIe Gen5 IP
Chiplet IP
UCIe IP
Memory IP
HBM3/E IP
LPDDR5 IP
DDR5 IP
Ethernet IP
Ethernet Controller IP
RDMA IP
PAXI IP
UEC MAC IP
Multi-Protocol SerDes IP
32G MPS IP
工业软件
设计及制造服务
云服务
项目管理软件
解决方案
新闻中心
公司新闻
媒体报道
关于我们
企业文化
公司简介
高管团队
发展历程
投资伙伴
联系我们
加入我们
新闻中心
公司新闻
媒体报道
RISC-V芯片
2026-02-02
智算芯片
2025-12-16