UniVista HBM3/E IP包括HBM3/E内存控制器、物理层接口(PHY)和验证平台,采用低功耗接口和创新的时钟架构,实现了更高的总体吞吐量和更优的每瓦带宽效率,可帮助芯片设计人员实现超小PHY面积的同时支持最高9.6 Gbps的数据速率,解决各类前沿应用对数据吞吐量和访问延迟要求严苛的场景需求问题,可广泛应用于以AI/机器学习应用为代表的数据与计算密集型SoC等多类芯片设计中,已实现在AI/ML、数据中心和HPC等领域的国内头部IC企业中的成功部署应用。
产品特性
- 数据速率:支持4.8 - 9.6 Gbps
- 通道配置:支持16物理通道/32伪通道
- 接口:控制器和PHY直接通过类DFI 5.1接口相连;标准AXI/APB/JTAG接口;AXI接口最高支持1200 MHz以及32/64/128/256/512位接口宽度
- 低功耗:控制器、PHY和DRAM支持多种低功耗模式;支持不同工作模式的时钟门控以降低功耗;支持HBM子系统下电,DRAM进入数据保持模式
- ECC支持:支持Sideband ECC和On-Die ECC
- 可定制化:可根据客户读写Pattern定制化高效低延迟的设计
- 训练和测试:内建MPU,支持初始化和训练的动态调整;支持CA/WDQS2CK/WDQ/RDQ/VREF/DCC/AERR/DERR训练;IEEE1500主控,用于通道测试、修复和温度检测
- 动态频率切换:DFS支持4种频率快速切换