新闻中心

破局EDA数字仿真器 合见工软演绎速度与激情

2021-10-12

(文章来源:爱集微)

 

 

仅用时7个月就推出国内第一款商用数字仿真器,上海合见工业软件集团有限公司(以下简称合见工软)向世界展示了什么是“中国EDA速度”。而当进一步深入了解合见工软进军仿真器领域的初心和格局,我们不得不赞叹合见工软的激情和担当。

 

数字仿真器短板必须要“补”

 

近年来,随着我国信息通信(ICT)产品技术的创新突破与市场的快速增长,对芯片产品的需求规模以及应用水平的要求都在持续提升。与此同时,国家对于芯片产业的投入力度也在不断加强。在这一新时代产业发展机遇下,我国芯片领域的企业也面临着在核心技术与应用领域寻求突破等方面的压力和挑战,以EDA为代表的工具成为推动芯片产业长足发展并且需要重点突破的核心技术领域之一。

 

其中,仿真器一直是EDA的核心关键产品,更是兵家必争之地,但数字仿真器市场基本被国外三大EDA巨头所把持。尽管近年来国内在EDA卡脖子领域集结发力,但从数字仿真器来说,只有一些开源的软件,或应用于模拟设计的小型数模仿真器,真正商用级数字仿真器还未突破。

 

这主要是因为数字仿真器开发的三大关卡。

 

合见工软产品研发副总裁刘敬军提到,数字仿真器是一个极其复杂的系统,涉及三大关键技术,一是SystemVerilog是一个非常复杂的语言集合,光标准就有1700多页,需要整合完整、准确的解析支持SystemVerilog的关键技术。二是SystemVerilog作为硬件描述语言和硬件验证语言的集合,不同于传统的计算机编程语言,除了要进行控制流逻辑的处理,还需要处理数据流的传播,而数据流的规模和复杂度提升了多倍。如一个中等规模的SoC用仿真器去编译生成的可执行文件和数据,轻易就可突破到10GB,而Linux内核不到100MB,这对仿真器提出了具备大容量和高性能的编译器能力的挑战。三是仿真速度,在整个验证流程中仿真占用时间最长,因此仿真速度越快越好,这就要求仿真性能的不断优化。

 

面对数字仿真器的多重挑战,新兴EDA厂商如何在这一领域破局?刘敬军认为,初期可基于一部分商用授权或开源技术,加上自主研发的核心技术快速开发一个商用数字仿真器,以加快形成和客户的有效互动,同时并行投入研发进行架构上的创新设计,逐步演进,寻求突破,而后渐次完善相应的功能。

 

更重要的是,数字仿真器技术突围要先立足于国内客户。刘敬军强调说,国内的客户是要面对世界级别竞争的,并不只限于国产替代。因而,如何助力国内客户的雄心壮志,开发世界顶尖产品,这就要求仿真器也是顶尖级别的,实现大容量高性能,帮助客户更快的验证、更容易地找到设计中的 Bug。而且,随着中国举全国之力在大力发展集成电路产业,以及5G+AIoT应用的带动,催生了大量国内自主的AI芯片、汽车电子芯片等厂商,他们也有独特的设计诉求。因而,立足于本土化,紧贴中国客户的实际需求,解决他们的痛点问题,先实现局部的点的突破,以点带面,而后逐步完善仿真器的功能,这不失为破局之道。

 

随着国内EDA业热度持续升温,有大量的资金以及人才的涌入,也为数字仿真器的破局带来了新动能。刘敬军直言,EDA需要几十年经验的积累,数字仿真器的发展最重要的是要聚集一群有多年丰富工程经验的专家团队,不仅有成功的经验,还要有失败的经验,将经验积累一步步落地实施来完成突破,才能解决和应对客户设计遇到的问题和挑战。

 

了解更多,请查看原文:破局EDA数字仿真器 合见工软演绎速度与激情 (laoyaoba.com)

媒体咨询

了解更多信息,请联系: